深圳市华晟威科电子仪器有限公司
J-BERT N4903B 是为与串行总线标准实现匹配而设计的,具有差分 I/O、在大多数输出上可变的电压电平、内置的抖动和 ISI 功能、码型序列发生器、参考时钟输出、可调谐 CDR、码型捕获和比特恢复模式,可对无时钟和不确定的码型进行分析,因此可以显著简化测试设置。
码型发生器和误码检测器的数据速率为150 Mb/s 至 7 Gb/s 或 150 Mb/s 至 12.5 Gb/s
l >0.5 UI 经校准、综合一致的抖动注入:RJ、RJ-LF、RJ-HF、PJ1、PJ2、SJ、BUJ、ISI、正弦干扰、SSC 和剩余 SSC
l 出色的信号性能和灵敏度
l 内置时钟数据恢复功能和可调节、一致的环路带宽
l 用于正向时钟设备的半速率时钟和可变占空比
l 可测量 BER、BERT 扫描、RJ/DJ 分离的 TJ、眼图、眼图模板、BER 轮廓、自动抖动容限,并可捕获码型
l 使用 60 种模块码型序列发生器产生 PRBS 和码型
l 所有选件都可以从 N4903A 进行改型和升级
无须注册
无须下载APP
搜索深圳市华晟威科电子仪器有限公司,找到张先生,轻松咨询
微信公众号关注-我叫小威,获取咨询
供有需要的人能得到帮助
您感兴趣的产品PRODUCTS YOU ARE INTERESTED IN
仪表网 设计制作,未经允许翻录必究 .
请输入账号
请输入密码
请输验证码
请输入你感兴趣的产品
请简单描述您的需求
请选择省份