快速发布求购 登录 注册
行业资讯行业财报市场标准研发新品会议盘点政策本站速递

微电子所在高性能注入锁定时钟倍频器方面取得进展

研发快讯 2025年02月02日 11:14:27来源:中国科学院微电子研究所 16172
摘要人工智能、机器学习、云计算等应用的发展推动了智算/数据中心交换网络数据传输速率的迅速增长,对高速有线收发机系统中的时钟倍频器的工作速度、抖动、面积和功耗等性能提出了更高的要求。

  【仪表网 研发快讯】人工智能、机器学习、云计算等应用的发展推动了智算/数据中心交换网络数据传输速率的迅速增长,对高速有线收发机系统中的时钟倍频器的工作速度、抖动、面积和功耗等性能提出了更高的要求。基于环形振荡器的注入锁定时钟倍频器具有低抖动多相时钟产生、紧凑布局、高能效和高鲁棒性等优势,成为有线收发机系统中多相时钟产生的有效解决方案。但注入锁定时钟倍频器面临固有注入相位误差、最优注入脉冲宽度及其随PVT变化的漂移等挑战,限制了注入锁定时钟倍频器性能的进一步提升和推广应用。
 
  针对上述关键问题,微电子所高频高压中心刘新宇研究员/郑旭强研究员团队提出了一种新型基于环形振荡器的注入锁定时钟倍频器。团队提出了宽脉冲注入和传统窄脉冲注入相结合的互补注入方案,有效消除了窄脉冲注入引入的固有相位误差,同时增强了相位噪声抑制能力;设计了脉宽自适应注入脉冲产生电路,实现不同PVT下的最佳噪声抑制;开发了基于失锁检测和环路选择的频率追踪环路,扩展了频率锁定范围。该注入锁定振荡器被集成到高速有线收发机,实现了112Gb/s PAM4调制数据传输。
 
  研究成果以“A Low-Jitter and Low-Reference-Spur Ring-VCO-Based Injection-Locked Clock Multiplier Utilizing a Complementary-Injection Scheme and an Adaptive Pulsewidth Adjustment”为题发表在集成电路设计领域顶级期刊Journal of Solid-State Circuits(JSSC)上,微电子所研究生王则栋为第一作者,微电子所郑旭强研究员为通讯作者。该项研究得到了国家重点研发计划和国家自然科学基金的支持。
 
图1. 提出的基于环形振荡器的注入锁定时钟倍频器
 
图2. (a)芯片照片及各模块功耗;
 
  (b)RMS抖动随电源电压变化图;
 
  (c)RMS抖动随VCO控制电压变化图

我要评论
文明上网,理性发言。(您还可以输入200个字符)

所有评论仅代表网友意见,与本站立场无关。

延伸阅读
版权与免责声明
  • 凡本网注明"来源:仪表网"的所有作品,版权均属于仪表网,未经本网授权不得转载、摘编或利用其它方式使用上述作品。已经本网授权使用作品的,应在授权范围内使用,并注明"来源:仪表网"。违反上述声明者,本网将追究其相关法律责任。
  • 本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。
  • 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
  • 合作、投稿、转载授权等相关事宜,请联系本网。联系电话:0571-87759945,QQ:1103027433。
广告招商
今日换一换
新发产品更多+

客服热线:0571-87759942

采购热线:0571-87759942

媒体合作:0571-87759945

  • 仪表站APP
  • 微信公众号
  • 仪表网小程序
  • 仪表网抖音号
Copyright ybzhan.cn    All Rights Reserved   法律顾问:浙江天册律师事务所 贾熙明律师   仪表网-仪器仪表行业“互联网+”服务平台
意见反馈
我知道了