快速发布求购 登录 注册
行业资讯行业财报市场标准研发新品会议盘点政策本站速递

中国科大在毫米波频率综合器芯片设计领域取得重要进展

研发快讯 2023年07月14日 11:09:54来源:中国科学技术大学 21165
摘要极低抖动毫米波频率综合器芯片是实现5G/6G毫米波通信的关键核心模块,为毫米波通信提供精准的载波信号。

  【仪表网 研发快讯】近日,中国科大微电子学院胡诣哲与林福江课题组设计的一款基于全新电荷舵采样(Charge-SteeringSampling, CSS)技术的极低抖动毫米波全数字锁相环(CSS-ADPLL)芯片入选2023 Symposium on VLSI Technology and Circuits(以下简称VLSI Symposium)。VLSI Symposium是超大规模集成电路芯片设计和工艺器件领域最著名的国际会议之一,也是展现IC技术最新成果的橱窗,今年VLSI Symposium于6月11日至16日在日本京都举行。该论文第一作者为我校微电子学院博士生陶韦臣,胡诣哲教授为通讯作者。
 
  极低抖动毫米波频率综合器芯片是实现5G/6G毫米波通信的关键核心模块,为毫米波通信提供精准的载波信号。此研究提出的电荷舵采样技术,将电荷舵采样和逐次逼近寄存器型模数转换器(SAR-ADC)进行了巧妙的结合,构建了一种高鉴相增益,高线性度且具有多bit数字输出的数字鉴相器。CSS-ADPLL的结构十分紧凑(如图1所示),由电荷舵鉴相器(CSS-PD)、SAR-ADC、数字滤波器和数控振荡器组成,具有优异相位噪声性能,较快的锁定速度并消耗极低的功耗。
 
图1.论文提出的电荷舵采样全数字锁相环(CSS-ADPLL)架构
 
  测试结果表明,该芯片实现了75.9fs的时钟抖动与–50.13dBc的参考杂散,并取得了-252.4dB的FoM值,为20GHz以上数字锁相环的最佳水平,芯片核心面积仅为0.044mm2。该研究成果以“An 18.8-to-23.3 GHz ADPLL Based on Charge-Steering-Sampling Technique Achieving 75.9 fs RMS Jitter and -252 dB FoM”为题由博士生陶韦辰在大会作报告。
 
图2.CSS-ADPLL相位噪声与参考杂散测试结果
 
  该研究工作得到了科技部国家重点研发计划资助,也得到了中国科大微电子学院、中国科大信息科学技术学院支持。

延伸阅读
我要评论
文明上网,理性发言。(您还可以输入200个字符)

所有评论仅代表网友意见,与本站立场无关。

版权与免责声明
  • 凡本网注明"来源:仪表网"的所有作品,版权均属于仪表网,未经本网授权不得转载、摘编或利用其它方式使用上述作品。已经本网授权使用作品的,应在授权范围内使用,并注明"来源:仪表网"。违反上述声明者,本网将追究其相关法律责任。
  • 本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。
  • 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
  • 合作、投稿、转载授权等相关事宜,请联系本网。联系电话:0571-87759945,QQ:1103027433。
广告招商
今日换一换
新发产品更多+

客服热线:0571-87759942

采购热线:0571-87759942

媒体合作:0571-87759945

  • 仪表站APP
  • 微信公众号
  • 仪表网小程序
  • 仪表网抖音号
Copyright ybzhan.cn    All Rights Reserved   法律顾问:浙江天册律师事务所 贾熙明律师   仪表网-仪器仪表行业“互联网+”服务平台
意见反馈
我知道了