1747-L524
1747-L524
集成式同步解调器
ADA2200集成式同步解调器采用*的电荷共享技术来执行模拟域内的分立式时间信号处理。该器件的信号路径由输入缓冲器、FIR抽取滤波器(进行抗混叠滤波)、可编程IIR滤波器、相敏检波器以及差分输出缓冲器组成。其时钟生成功能可将激励信号与系统时钟同步。通过SPI兼容接口可配置可编程特性。
图5. ADA2200同步解调器
24位Σ-Δ型ADC AD7192生成的4.92 MHz时钟用作主机时钟。ADA2200生成滤波器和PSD时钟所需的一切内部信号,此外还在RCLK引脚上生成激励信号。该器件将主机时钟进行1024 分频,以便生成4.8 kHz信号,控制CMOS开关。CMOS开关将低噪声3.3 V源转换为LVDT的方波激励信号。用于激励源的3.3 V电源还用作ADC基准电压源,因此电压源中的一切漂移都不会降低测量精度。在满量程位移处,LVDT输出1.6 V峰峰值输出电压。
抗混叠滤波
LVDT输出和ADA2200输入之间的RC网络为LVDT输出信号提供低通滤波,同时产生使解调器输出信号zui大所需的相对相移。如前所述,图2b显示了zui大PSD输出发生在相对相移为0°或180°处。ADA2200具有90°相位控制,因而还可以使用±90°相对相位失调。
解调频率奇数倍的信号能量将出现在输出滤波器的通带内。FIR抽取滤波器实现抗混叠滤波,能为这些频率提供至少50 dB衰减。
如有需要,IIR滤波器可提供额外的滤波或增益。由于IIR滤波器在相敏检波器前面,其相位响应将会影响PSD信号输出带宽。设计滤波器响应时,必须考虑这一点。
:欧工
:
:
:
:
IC693PWR330CA
IC693PWR330RR
IC693PWR331
IC693PWR331CA
IC693PWR331RR
IC693PWR332
IC693TCM302
IC693TCM303
IC693UAA003RR
IC693UAA007RR
IC693UAL006RR
IC693UDR001RR
IC693UDR002RR
IC693UDR005RR
IC693UDR010RR
IC693UEX011RR
IC694ACC003
IC694ACC300
IC694ACC310
140DRC83000
140ECH10500 140EHC20200 140NOE25100 140NOM21100 140NOM25200
140SHS94500 140XBP00400 140XBP00600 140XBP01000 140XBP01600
140XCP50000 140XCP51000 140XTS00200 140XTS10215 140ACI03000
140ACI04000 140DDM39000 140DDM69000 140DDO15310 140DDO35300
140DDO35301 140DDO35310 140DDO36400 140DDO84300 140DDO88500
140DII33000 140DIO33000 140DRA84000 140DRC83000 140DSI35300
140DVO85300 140EDK77100 140EHC10500 140EHC20200
IC694ALG220
IC694ALG220CA
IC694ALG221
IC694ALG221CA
IC694ALG222
IC694ALG222CA
IC694ALG223
IC694ALG223CA
IC694ALG390
IC694ALG391
IC694ALG391CA
IC694ALG392
IC694ALG392CA